درس: سیستمهای عامل ۱۴۰۳۲ (۴۰۴۲۴۱) مدرس: دکتر رسول جلیلی – ۱۴۰۴/۰۲/۱۶

## تمرین شماره ۳



دانشکده مهندسی کامپیوتر

-1

الف) تفاوت بین بارگیری پویا ٔ و پیوند پویا ٔ چیست؟ شرح دهید که هر کدام در چه مرحلهای از اجرای برنامه اعمال میشوند و چه اهدافی دارند. ب) در هریک از قطعه کدهای a و b چه عملیاتی انجام شده و مربوط به کدام یک از موارد مطرح شده است؟ مزیتهای هر کدام را بیان کنید.

- (a)
  Void \* hndl dlopen("libname.so", RTLD\_NOW);
  Void \* lib\_func = dlsym(hndl, "func\_name");
- (b) g++ sampleCode.c -ldynamicLibraryName

ج) در یک سیستم با چندین نسخه از یک کتابخانه پویا (مثل libmath.so.1 و libmath.so.1)، اگر برنامهای با استفاده از پیوند پویا به کتابخانه پویا (مثل libmath.so.1)، اگر برنامهای با استفاده از پیوند پویا به وجود آید؟ چگونه می توان این مشکلات را مدیریت کرد؟

۲- اگر در یک مدل صفحهبندی۳، بیشترین اندازه صفحه برابر با چهار کیلوبایت باشد:

الف) بدترین حالت<sup>†</sup> مربوط به تکهتکهشدن<sup>۵</sup> چه زمانی رخ میدهد؟ و هدررفت حدودی حافظه در این حالت چقدر است؟ (فرض کنید که کوچکترین واحد برای ذخیرهسازی یک بایت باشد.)

ب) حالت میانگین<sup>۶</sup> را محاسبه نمایید.

ج) دستور ((getconf PAGESIZE)) را در رایانهٔ خود اجرا کنید. عدد بهدستآمده اندازه صفحه <sup>۷</sup> را نشان می دهد. آیا امکان تغییر آن فراهم است؟ د) چرا در گذر زمان، سیستمها اندازه صفحه خود را افزایش دادهاند؟ مزایا و معایب بزرگ یا کوچک بودن این مقدار چیست؟ آیا ارتباطی بین درجه چند برنامگی<sup>۸</sup> و اندازه صفحه وجود دارد؟

۳- پردازههای زیر را در یک سیستم با مدیریت حافظه مبتنی بر ثبات<sup>۹</sup>های پایه ۱۰ و حد<sup>۱۱</sup> در نظر بگیرید.

| حد | پایه | پردازه |
|----|------|--------|
| 1. | ۲۰۰  | A      |
| ۲٠ | ٣٠٠٠ | В      |
| ۵۰ | ٧٠٠  | С      |

فرض کنید آدرسدهی در سطح بایت انجام شده و آدرسهای منطقی پردازهها با استفاده از ثباتهای پایه و حد به آدرسهای فیزیکی نگاشت میشوند.

<sup>&</sup>lt;sup>1</sup> Dynamic Loading

<sup>&</sup>lt;sup>2</sup> Dynamic Linking

<sup>&</sup>lt;sup>3</sup> Paging

<sup>&</sup>lt;sup>4</sup> Worst-Case

<sup>&</sup>lt;sup>5</sup> Fragmentation

<sup>&</sup>lt;sup>6</sup> Average-Case

<sup>&</sup>lt;sup>7</sup> Page Size

<sup>&</sup>lt;sup>8</sup> Multi-Programming level

<sup>&</sup>lt;sup>9</sup> Register

<sup>10</sup> Base

<sup>11</sup> Limit

الف) پس از یک تعویض بافتار <sup>۱۲</sup>، پردازه B شروع به اجرا خواهد کرد. برای آدرسهای منطقی زیر که توسط پردازه B تولید شدهاند، چه اتفاقی میافتد؟

- ۵
- 10
- ۲ •
- ۲۵

ب) اگر ترتیب دسترسی به حافظه مشابه حالتهای زیر باشد (از راست به چپ)، چه روش زمانبندی بهازای هر حالت در سامانه استفاده شده است؟ \* آدرسها، آدرسهای فیزیکی هستند که باید به پردازه مربوطه نگاشت شوند.

- X+7, Y+7, &+7, I+7, Y1+7, +1+7, P++7, I++7, &YY, +7Y, TTY, I+Y
- 1.7, 7.7, 2.7, 2.7, 2.7, 1.7, 11.7, 1.77, 11.7, ..., 677, 677, ...
- ج) آیا تنظیم ثباتهای پایه و حد توسط سختافزار اختصاصی تنظیم میشوند یا توسط سیستمعامل؟

د) اگر در بخش (الف)، پردازه B در حالت کرنل اجرا شود و سیستم در حالت کرنل از رجیسترهای پایه و حد استفاده نکند (آدرسها بهعنوان آدرسهای فیزیکی در نظر گرفته شوند)، پاسخ بخش (الف) تغییر میکند؟ پاسخ خود را توجیه کنید.

۴- یک سامانه صفحهبندی را در نظر بگیرید که زمان دسترسی به حافظه جانبی (دیسک) در آن برابر با پنج میلی ثانیه است. جدول صفحهها در حافظه اصلی و با زمان دسترسی ۲۰ نانو ثانیه استفاده شده اصلی و با زمان دسترسی ۲۰ نانو ثانیه استفاده شده است. با فرض اینکه ۹۵٪ در خواستهای ترجمه آدرس از حافظه انجمنی پاسخ داده می شوند و در صورت عدم وجود ترجمه در حافظه انجمنی، جدول صفحهها در حاظه اصلی بررسی می شود. همچنین، ۱٪ از کل در خواستهای دسترسی به حافظه، منجر به خطای صفحه می شوند که نیازمند دسترسی به حافظه جانبی خواهند بود. مقدار موثر زمان دسترسی برای اجرای دستور ((1024, 160)) چقدر است؟

۵- فضای آدرس منطقی شامل ۲۵۶ صفحه با اندازه صفحه چهار کیلوبایت را در نظر بگیرید که بر روی حافظه فیزیکی با ۶۴ قاب<sup>۱۲</sup> با همان انداره صفحه نگاشت شده است. فرض کنید آدرسدهی در سطح بایت انجام میشود و سیستم از یک جدول صفحه ۱۴ تکسطحی استفاده می کند که در آن برخی صفحات ممکن است به دلیل محدودیتهای سیستم به حافظه دیسک منتقل شوند. مشخص کنید در چنین سیستمی:

الف) چند بیت برای آدرس منطقی مورد نیاز است؟

- ب) چند بیت برای آدرس فیزیکی مورد نیاز است؟
- ج) اگر شماره صفحه در آدرس منطقی بهصورت جداگانه کدگذاری شود، چند بیت برای آن نیاز است؟

د) اگر جدول صفحه در حافظه فیزیکی ذخیره شود و هر ورودی جدول صفحه چهار بایت باشد، حداقل اندازه جدول صفحه برای این سیستم چند کیلوبایت است؟

-۶

الف) تفاوت اصلی بین یک خطای جزئی صفحه ۱۵ و یک خطای کلی صفحه ۱۶ در لینوکس چیست؟ این خطا چه زمانی رخ میدهد؟ ب) با اجرای دستور زیر در سیستمعامل لینوکس، کاربرد آن را شرح دهید.

<sup>&</sup>lt;sup>12</sup> Context Switch

<sup>13</sup> Frame

<sup>&</sup>lt;sup>14</sup> Page Table

<sup>15</sup> Minor Page Fault

<sup>&</sup>lt;sup>16</sup> Major Page Fault

→ ps -eo pid,min flt,maj flt

ج) چه پردازههایی عموماً دارای شماره پردازه<sup>۱۷</sup> کوچکتر هستند؟ چرا این پردازهها معمولاً خطای صفحهٔ کمتری خواهند داشت؟

۷- یک سیستم فرضی با پنج قاب حافظه فیزیکی و ۱۰ صفحه حافظه مجازی داریم. دسترسی به صفحات مجازی به ترتیب رشته زیر انجام میشود (از چپ به راست.)

## "ADFBACGHDA BEHFBIDJ"

باتوجهبه اطلاعات ارائه شده درباره این سیستم، الگوریتمهای مختلف تخصیص حافظه را برای پیادهسازی در این سیستم شبیهسازی کنید؛ سپس به موارد زیر پاسخ دهید. همچنین، توجه داشته باشید که هر حرف، نماینده (شناسه) یک صفحه است.

الف) براي هر يك از الگوريتههاي LRU ،FIFO و Optimal، پس از اجراي الگوريته، كدام صفحات در حافظه فيزيكي باقي خواهند ماند؟ ب) تعداد خطاهای صفحه ۱۸ را برای هر الگوریتم محاسبه نمایید.

- درصورتی که در فرایند تخصیص حافظه، صفحات مختلف با اولویت یکسان برای حذف یا اضافه شدن وجود داشته باشند، صفحهای که کمترین شماره را داشته باشد به حافظه تخصیص داده می شود.
  - درصورتی که در روند تخصیص حافظه فیزیکی برابری رخ دهد، برابری را به ترتیب الفبایی حل نمایید.

۸- فرض کنید یک رشته ارجاع صفحه برای یک پردازه با m قاب دارید (که در ابتدا تمامی این m قاب خالی هستند.) طول این رشته ارجاع صفحه برابر با p است و n شماره صفحه مجزا در آن رخ میدهند. به سوالاتی که در ادامه مطرح خواهند شد، برای هر الگوریتم جایگزینی صفحه پاسخ دهید.

الف) حد پایین برای تعداد خطاهای صفحه چقدر است؟

ب) حد بالا براى تعداد خطاهاى صفحه چقدر است؟

۹- رشته ارجاع صفحه زیر را در نظر بگیرید (از چپ به راست.)

1, ., 7, 7, 8, 9, 6, ., 1, 8, 8, 9, 7, 6, 7, 1, 7, 8

با فرض صفحهبندی برحسب تقاضا با سه قاب، چه تعداد خطای صفحه برای هر یک از الگوریتمهای جایگزینی زیر رخ خواهد داد؟

- جايگزيني LRU
- جایگزینی FIFO
- جایگزینی Optimal

<sup>&</sup>lt;sup>17</sup> pid

<sup>18</sup> Page Fault